MBM29F400TC-90PFTN (1/2)
IL08
4 M (524,288
x
8/262,144
x
16)-BIT FLASH MEMORY
—TOP VIEW—
INPUTS
A0 - A17, A-1
BYTE
CE
OE
RESET
WE
OUTPUTS
RY/
BY
INPUTS/OUTPUTS
DQ0 - DQ15
: ADDRESS
: 8/16 BITS MODE SELECT
: CHIP ENABLE
: OUTPUT ENABLE
: HARDWARE RESET
: WRITE ENABLE
: READY/BUSY
: DATA
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
1
2
3
4
5
6
7
8
9
10
11
12
I
I
I
I
I
I
I
I
—
—
I
I
A15
A14
A13
A12
A11
A10
A9
A8
NC
NC
WE
RESET
13
14
15
16
17
18
19
20
21
22
23
24
—
—
O
—
I
I
I
I
I
I
I
I
NC
NC
RY/
BY
NC
A17
A7
A6
A5
A4
A3
A2
A1
25
26
27
28
29
30
31
32
33
34
35
36
I
I
—
I
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
A0
CE
GND
OE
DQ0
DQ8
DQ1
DQ9
DQ2
DQ10
DQ3
DQ11
37
38
39
40
41
42
43
44
45
46
47
48
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I
I
V
CC
DQ4
DQ12
DQ5
DQ13
DQ6
DQ14
DQ7
DQ15/A-1
GND
BYTE
A16
PIN
NO.
I/O
SIGNAL
PIN
NO.
I/O
SIGNAL
PIN
NO.
I/O
SIGNAL
PIN
NO.
I/O
SIGNAL
MBM29F400TC-90PFTN (2/2)
15
RY/
BY
11
WE
47
BYTE
12
RESET
26
CE
28
OE
45
A - 1
1 - 8,
17 - 25, 48
A0 - A17
RY/
BY
BUFFER
CONTROL
CIRCUIT
LOW POWER
DETECT CIRCUIT
WRITE/ERASE
PULSE TIMER
WRITE CIRCUIT
ERASE CIRCUIT
INPUT/OUTPUT
BUFFER
DATA LATCH
CHIP ENABLE
OUTPUT ENABLE
CIRCUIT
Y DECODER
Y GATE
X DECODER
4,194,304
CELL
MATRIX
ADDRESS LATCH
STB
DQ0 - DQ15
29 - 36,
38 - 45
STB