Projektowanie podzespołów komputerowych – ćwiczenie nr 5
Wymagane podstawy teoretyczne:
- element logiczny, układ kombinacyjny, układ sekwencyjny, sumatory
- synteza i analiza układów kombinacyjnych i sekwencyjnych
- elementy języka VHDL (after, architecture, komponent, entity, In/out, library,
package, port, port map, signal, use, waveform, ‘event, process, case when, if
then else/elseif, mod, rem, ).
Zadania do wykonania:
1. Zbuduj układy realizujący działanie sumy na liczbach ośmiobitowych.
2. Model graficzny układ przedstaw w środowisku MAX PLUS+ i sprawdź
poprawność działania.
3. Model układu przedstaw w języku VHDL i sprawdź poprawność działania.