Baza Porad Serwisowych MN662720RB - opis wyprowadzeñ
Tabela 5.1. Opis wyprowadzeñ uk³adu MN662720RB
Nr Symbol Status
Opis funkcji
Nr Symbol Status
Opis funkcji
1
BLCK
O
Wyjœcie bitu zegara dla danych SR.
43
WVEL
O
Wyjœcie sygna³u w³¹czenia podwójnej prêdkoœci.
2
LRCK
O
Wyjœcie sygna³u identyfikacji UR.
44
ARF
I
Wejœcie sygna³u RF.
3 SRDATA
O
Wyjœcie szeregowe danych.
45
IREF
I
Wejœcie pr¹du odniesienia.
4
DVDD1
I
Zasilanie czêœci cyfrowej.
46
DRF
I
Wejœcie polaryzacji DSL.
5
DVSS1
I
Masa cyfrowa.
47
DSLF
I / O Filtr pêtli DSL.
6
TX
O
Wyjœcie sygna³u "Digital audio".
48
PLLF
I / O Filtr pêtli PLL.
7
MCLK
I
Wejœcie zegara z mikroprocesora.
49
VCOF
I / O Filtr pêtli VCO.
8
MDATA
I
Wejœcie sygna³u danych z mikroprocesora.
50
AVDD2
I
Zasilanie czêœci analogowej (dla DSL, PLL i DA bloków wyjœciowych).
9
MLD
I
Wejœcie sygna³u wprowadzania danych z mikroprocesora (L: wprowadzanie).
51
AVSS2
I
Masa analogowa (dla DSL, PLL i DA bloków wyjœciowych).
10
SENSE
O
Wyjœcie sygna³u sense (OFT, FESL,
NACEND, NAJEND, POSAD, SFG).
52
EFM
O
Wejœcie sygna³u EFM.
11
FLOCK
O
Wyjœcie sygna³u blokowania serwa regulacji ostroœci (L: blokowanie).
53
PCK
O
Wyjœcie zegara wydzielania PLL (fPCK =
4.321MHz).
12
TLOCK
O
Wyjœcie sygna³u blokowania serwa œledzenia œcie¿ki (L: blokowanie).
54
PDO
O
Wyjœcie porównania fazy miêdzy sygna³ami EFM i PCK.
13
BLKCK
O
Wyjœcie sygna³u zegara bloku subkodu.
55
SUBC
O
Wyjœcie szeregowe danych subkodu.
(fBLKCK = 75 Hz).
56
SBCK
I
Wejœcie szeregowe zegara subkodu.
14
SOCK
I
Wejœcie zewnêtrznego zegara dla rejestru 57
VSS
I
Masa oscylatora.
subkodu Q.
15
SUBQ
O
Wyjœcie kodu subkodu Q.
58
X1
I
Wejœcie oscylatora f =16.9344MHz lub 33.8688MHz.
16 DMUTE
I
Wejœcie wyciszania. (H: wyciszanie).
59
X2
O
Wyjœcie oscylatora. (33.8688MHz – dla 17
STAT
O
Wyjœcie sygna³u statusu (CRC, CUE, CLVS.
podwójnej prêdkoœci odtwarzania).
TTSTOP, FCLV, SQOK).
60
VDD
I
Zasilanie uk³adu oscylatora.
18
RST
I
Wejœcie resetu (L: Reset).
61
BYTCK
O
Wyjœcie zegara bajtu.
Gdy MSEL=H, to wyjœciowa czêstotliwoœæ zegara wynosi 8.4672MHz.
62
CLDCK
O
Wyjœcie zegara ramki subkodu. (fCLOCK =
19
SMCK
O
7.35KHz).
Gdy MSEL=L, to wyjœciowa czêstotliwoœæ 63
FCLK
O
Wyjœcie oscylatora ramki (fFCLK = 7.35KHz).
zegara wynosi 4.2336MHz.
20
PMCK
O
Wyjœcie sygna³u zegara 88.2kHz.
64 IPFLAK
O
Wyjœcie wskaŸnika interpolacji. (H:
interpolacja).
21
TRV
O
Sterowanie drivera przesuwu (wyjœcie 65
Flag
O
Wyjœcie wskaŸnika stanu.
wymuszaj¹ce).
Wyjœcie stanu fazy synchronizacji serwa 22
TVD
O
Sterowanie drivera przesuwu.
66
CLVS
O
napêdu dysku. (H: CLV, L: Serwo zgrubne).
23
PC
O
Wyjœcie sygna³u w³¹czenia silnika napêdu CLV (constant linear velocity) – sta³a dysku (L: ON).
prêdkoœæ liniowa (œcie¿ki).
24
ECM
O
Sterowanie drivera silnika napêdu dysku (wyjœcie wymuszaj¹ce), 3-stanowe.
67
CRC
O
Wyjœcie kontroli wyniku subkodu CRC. (H: OK. L: NG).
25
ECS
O
Sterowanie drivera silnika napêdu dysku 68 DEMPH
O
Wyjœcie sygna³u detekcji deemfazy (H: ON).
(wyjœcie sygna³u b³êdu serwa).
Gdy SSEL = H; wyjœcie FLAG 6 (Sygna³ resetu 26
KICK
O
Wyjœcie impulsu skoku.
adresu pamiêci RAM w przypadku gdy margines 27
TRD
O
Sterowanie drivera œledzenia œcie¿ki.
rozsynchronizowania serwa CLV jest
28
FOD
O
Sterowanie drivera regulacji ostroœci.
69
RESY
O
przekroczony. L: Generowanie resetu adresu).
Gdy SSEL = L; wyjœcie RESY (Wyjœcie
29
VREF
I
Napiêcie odniesienia dla uk³adów wyjœciowych sygna³u ramki synchronizacji. H:
DA (TVD, ECS, TRD, FOD, FBAL, TBAL).
Synchronizacja, L: Utrata synchronizacji).
30
FBAL
O
Wyjœcie regulacji balansu ostroœci.
31
TBAL
O
Wyjœcie regulacji balansu œledzenia œcie¿ki.
70
NC1
NC
Nie pod³¹czone (bez wewnêtrznego
pod³¹czenia).
32
FE
I
Wejœcie sygna³u b³êdu ostroœci (wejœcie 71
TEST
I
Wejœcie testowe (Normalnie stan H).
analogowe).
72
AVDD1
I
Zasilanie czêœci cyfrowej uk³adu.
33
TE
I
Wejœcie sygna³u b³êdu œledzenia œcie¿ki 73
NC2
NC
Nie pod³¹czone (bez wewnêtrznego pod³¹czenia).
(wejœcie analogowe).
74
AVSS1
I
Masa cyfrowa.
34
RFENV
I
Wejœcie obwiedni sygna³u RF (wejœcie analogowe).
75
NC3
NC
Nie pod³¹czone (bez wewnêtrznego pod³¹czenia).
Wejœcie wyboru polaryzacji sygna³u RF. Gdy 35
VDET
I
Wejœcie sygna³u wykrycia wibracji (H: detected).
76
RSEL
I
poziom jasnoœci jest "H", to RSEL = H.
36
OFT
I
Wejœcie sygna³u zgubienia œcie¿ki (H: Off-track).
Gdy poziom jasnoœci jest "L", to RSEL = L.
37 TRCRS
I
Wejœcie sygna³u przecinania œcie¿ek.
Wejœcie wyboru czêstotliwoœci oscylatora: 77
CSEL
I
33.8688MHz gdy CSEL = H, 16.9344MHz
38
RFDET
I
Wejœcie sygna³u detekcji RF (L: detected).
gdy CSEL = L.
39
BDO
I
Wejœcie zaniku sygna³u odczytu (H: drop-out).
78
PSEL
I
Wejœcie testowe (Normalnie stan L).
40
LDON
O
Wyjœcie sygna³u w³¹czenia lasera (H: ON).
79
MSEL
I
Wejœcie wyboru czêstotliwoœci SMCK (H: SMCK
41
TES
O
Wyjœcie sygna³u b³êdu bocznikowego
= 8.4672MHz, L: SMCK = 4.2336MHz).
œledzenia (H: Shunt).
42
PLAY
O
Wyjœcie sygna³u odtwarzania (H: Play).
80
SSEL
I
Wejœcie wyboru rodzaju pracy wyjœcia SUBQ
(H: Bufor kodu Q).
SERWIS ELEKTRONIKI