arko kolos1


ïżKOLOS 1. ARKO. G. Mazur listopad.2005
1. Wymien 4 sekcje pamieci w programie (static, text, stack, heap)
2. Ktore z powyzszych nie zmieniaja swojego rozmiaru podczas dzialania programu
3. Jakie tryby adresowania wystepuja w instrucji "push 40"
4. Jakie tryby adresowania wystepuja w mov eax, [ebx + 4*ecx + 15]
5. Jakie 3 czynnosci wchodza w sklad prologu
6. Opoznienie skoku wynika z ...
7. Co oznacza "swobodny format instruckji"
8. Przedstawic liczbe 6.25 w zapisie zmiennopozycyjnym single (bin lub hex) (np. 0xAFF32DA3)
9. Podaj przyklad procesora z jednoargumentowymi instrukcjami
10. Co oznacza architektura LOAD - STORE
11. Znacznik parzystosci jest ustawiany na 1, gdy ...
12. Znacznik Overflow
13. Komputer posiadajacy jedynie procesor danych i pamiec danych nazywa sie:
14. Podac rozmiar struktury w C zwrcoony przez sizeof dla podanego wyrownania i wielkosci zmiennych.
15. Narysowac ramke stosu dla podanej funkcji i okreslic adresy obiektow lokalnych i param. funkcji
16. Wymien 2 metody na wyeliminowanie opoznienia skoku w procesorze z jedna kolejka instrukcji
17. Dla jakich typow architektur charakterystyczne sa instrucje bezargumentowe
18. Pytanie o instruckje iteracyjne
19. Byla liczba zapisana szesnastkowo i trzebabylo zakodowac w U2
20. Liczbe ujemna podana w U2 przedstawic dziesietnie
21. Dwie liczby zm.poz. single zapisane szesnastkowo dodac i wynik przestawic dziasietnie i dwojkowo
22. Ktora z dwoch podanych liczb zm.poz. single jest wieksza
1000
01111
11000

1. Wymien 4 sekcje pamieci w programie
static, text, stack, heap
2. Ktore z powyzszych nie zmieniaja swojego rozmiaru podczas dzialania programu
text, static
3. Jakie tryby adresowania wystepuja w instrucji "push 40"
rejestrowy posredni z automodyfikacja bazy
4. Jakie tryby adresowania wystepuja w mov eax, [ebx + 4*ecx + 15]
Indexowe[4*ecx] posrednie[ebx] z przemieszczeniem[+15]
5. Jakie 3 czynnosci wchodza w sklad prologu
- zapisanie ramki stosu na stos [ push ebp ]
- ramka stosu rowna wskaznikowi stosu [ move ebp, esp ]
- alokacja zmiennych lokalnych na stosie [ sub esp, x ]
9. Podaj przyklad procesora z jednoargumentowymi instrukcjami
Instrukcje jednoargumentowe są charakterystyczne dla procesorów z rejestrami
specjalizowanymi. Jednym z argumentów jest rejestr o funkcji przypisanej do danej
instrukcji, którego nie trzeba jawnie specyfikować. Instrukcja zawiera specyfikację
tylko jednego argumentu.
x86 16-bitowy
10. Co oznacza architektura LOAD - STORE
[...] procesor RISC charakteryzuje siÄ™: [...]
tzw. architekturą load - store, czyli tym, że jedynymi instrukcjami 0dwołującymi
się do pamięci komputera są instrukcje przesłań z pamięci do rejestrów i z
rejestrów do pamięci...
11. Znacznik parzystosci jest ustawiany na 1, gdy ...
Znacznik parzystości przyjmuje wartość 1 gdy liczba bitów o wartości 1 w najmniej
znaczącym bajcie wyniku operacji jest parzysta, a wartość 0 – gdy liczba ta jest
nieparzysta.
12. Znacznik Overflow
Wartość znacznika nadmiaru informuje o wystąpieniu nadmiaru w operacji
arytmetycznej, głównie przy dodawaniu lub odejmowaniu, o ile argumenty i wynik tej
operacji traktujemy jako liczbÄ™ w kodzie U2.
13. Komputer posiadajacy jedynie procesor danych i pamiec danych nazywa sie:
dataflow
17. Dla jakich typow architektur charakterystyczne sa instrucje bezargumentowe
Instrukcje bezargumentowe stanowiÄ… dominujÄ…cÄ… klasÄ™ instrukcji w procesorach o
stosowych zestawach rejestrów. Większość operacji wykonuje się na danych
umieszczonych na wierzchołku stosu rejestrów i jakakolwiek jawna specyfikacja
argumentów jest zbędna.


Wyszukiwarka

Podobne podstrony:
kolos1 techniki
PSYB Kolos1
Fizyka Kolos1 wyklady
kolos1 pastoralna
KOLOSY KOLOS1
AM2(ściąga) kolos1
Ochrona kolos1
OMC kolos1 piguła1
kolos1
kolos1 wykladowy z asd z odp
Kolos1 wydymka 2semestr

więcej podobnych podstron