Gr. 1.
1. Zaprojektować synchronizowany licznik 3-bitowy liczący w przód w kodzie NB na przerzutnikach typu T. Narysować przebiegi dla ośmiu taktów.
2. Narysować schemat zatrzasku SR i opisać.
3. Na czym polega hazard dynamiczny w układach kombinacyjnych, kiedy może powodować błędne działanie ? Sposoby eliminacji zjawiska.
4. Synteza układu kombinacyjnego dla tablic T = {0,1,4,7,12,15}, D = {3,11}
Gr. 2.
1. Opisać półsumator 1-bitowy i sumator, narysować schemat sumatora 1-bitowego.
2. Narysować licznik asynchroniczny 4-bitowy.
3. Wady i zalety synchronicznego i asynchronicznego licznika.
4. Zaprojektuj sumator dla tablic T i D (tablice nie zostały przepisane).
Gr. 3.
1. Podane 4 iloczyny, zminimalizować formę i narysować schemat na bramkach NOR lub NAND.
2. Zamienić liczbę -1162 na kod ZU2.
3. Dany jest układ (przerzutniki JK):
Oraz przebieg x:
Narysować przebiegi na Q0, Q1, Q2.
4. Zaprojektuj sumator dla tablic T i D (tablice nie zostały przepisane).