POLITECHNIKA POZNAŃSKA |
---|
Laboratorium z Elektroniki Ćwiczenie 12 Temat: Układy sekwencyjne – rejestry i układy arytmetyczne |
Rok akademicki: 2008/2009 Wydział Elektryczny Studia dzienne magisterskie Grupa E-3 Nr podgrupy: 3/2/1 |
Cel ćwiczenia:
Poznanie podstawowych cyfrowych układów sekwencyjnych, jakimi są rejestry oraz pokazane działania sumatorów.
Program ćwiczenia
Układy arytmetyczne:
Sumowanie zrealizowane za pomocą bramek ExOR.
Y | X | S | C | |
---|---|---|---|---|
1 | 0 | 0 | 1 | 0 |
2 | 0 | 1 | 1 | 0 |
3 | 1 | 1 | 0 | 1 |
4 | 1 | 0 | 1 | 0 |
Odejmowanie zrealizowane za pomocą bramek ExOR.
Y | X | D | B | |
---|---|---|---|---|
1 | 0 | 0 | 0 | 0 |
2 | 0 | 1 | 1 | 1 |
3 | 1 | 1 | 0 | 0 |
4 | 1 | 0 | 1 | 0 |
Sumator 2-bitowy zbudowany z bramek
I | K | L | M | |
---|---|---|---|---|
1 | 0 | 0 | 0 | 0 |
2 | 0 | 0 | 1 | 1 |
3 | 0 | 1 | 0 | 1 |
4 | 0 | 1 | 1 | 0 |
5 | 1 | 0 | 0 | 1 |
6 | 1 | 0 | 1 | 0 |
7 | 1 | 1 | 0 | 0 |
8 | 1 | 1 | 1 | 1 |
Rejestry:
Budowane za pomocą kaskadowo połączonych JK
D1 | D2 | D3 | D4 | Q1 | Q2 | Q3 | Q4 | |
---|---|---|---|---|---|---|---|---|
1 | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 |
2 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 |
3 | 0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 |
4 | 0 | 0 | 1 | 1 | 1 | 1 | 0 | 0 |
5 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 0 |
6 | 0 | 1 | 1 | 0 | 1 | 0 | 0 | 1 |
7 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 0 |
8 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | 1 |
5-bitowy 7496 (licznik Johnsona)
A | B | C | D | E | PE | CLK | CLR | Qa | Qb | Qc | Qd | Qe | |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
2 | 1 | 1 | 1 | 1 | 1 | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 0 |
3 | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 0 |
4 | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
5 | 1 | 0 | 1 | 0 | 1 | 1 | 0 | 0 | 1 | 0 | 1 | 0 | 1 |
6 | 1 | 1 | 1 | 1 | 1 | 1 | - | - | 1 | 1 | 1 | 1 | 1 |
7 | 1 | 0 | 0 | 0 | 0 | 1 | 1 | 0 | 1 | Qa0 | Qb0 | Qc0 | Qd0 |
8 | 0 | 0 | 1 | 0 | 0 | 1 | 1 | 0 | 0 | 0 | 1 | Qc0 | Qd0 |
9 | 0 | 0 | 1 | 0 | 0 | 1 | 1 | 1 | 0 | 0 | 1 | 0 | 0 |
10 | 1 | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 |
ME – zerują pamięć do sygnału D1-D4 = 0 i Q1-Q4 = 1
WE – zapisują pamięć wcześniej zadaną po przełączeniach na 1
Przy przełączeniu ME i WE na low następuje ustawienie sygnału, po czym przełączamy na high i mamy sygnały zapisane pod adresy A, B, C, D
Wnioski:
Tablice prawdy dla powyższych wyników są zgodne z literaturą.
Nie udało się naszej grupie przeprowadzić przypadku dla sumatora 4-bitowego, operacje arytmetyczne które mieliśmy wykonać podczas ćwiczenia zostało źle przez grupę zinterpretowane i przez co nie wykonane.