Na rysunku 4.15b przedstawiono charakterystykę przełączania bramki oraz odpowiadającą jej zależność prądu zasilającego od napięcia wejściowego. W chwili przełączania bramki (Uwe ^ 1,4 V) powstaje znaczny impuls prądowy, którego amplituda może wynosić około 30 mA.
0000
Rys. 4.15. Bramka I-NIE (NAND) z wyjściem mocy
a) schemat ideowy, b) charakterystyki przełączania
Bramka I (AND)
Często przy projektowaniu układów logicznych występuje potrzeba realizacji funkcji iloczynu. Można ją zrealizować za pomocą bramki I-NIE i inwertera, ale często wymagania czasowe nie pozwalają na takie rozwiązanie i wygodniej jest stosować samą bramkę I.
Schemat elektryczny bramki I (AND) — 08 przedstawiono na rys. 4.16. W porównaniu z bramką I-NIE, bramka I zawiera dodatkowy stopień, składający
Rys. 4.16. Bramka I (AND) —08
się z tranzystorów T2 i T3. Jeżeli na wejściu A lub B jest stan 0, wówczas tranzystory T2 i T3 są w stanie zatkania, a tranzystory T4 i T6 w stanie nasycenia i na wyjściu bramki ustala się stan 0. Jeżeli na wejściu A i B jest stan 1, wówczas tranzystory T2 i T3 przewodzą. Napięcie na wyjściu tranzystora T3 (około 0,2 V) utrzymuje tranzystor T4 w stanie zatkania i na wyjściu bramki pojawia się napięcie odpowiadające stanowi 1. Dodanie dodatkowego stopnia pośredniczącego do bramki I-NIE zwiększyło czas propagacji sygnału tpLH do 17 ns i tpHlt do 12 ns (wartości typowe).
107