Image138

Image138



gu C, ustawienie stanu 1 na wyjściu Qx przerzutnika Plt jednocześnie zaś do rejestru Rx zostaje wpisana informacja wejściowa. Przerzutniki Px Pn tworzą rejestr szeregowy.

Następny impuls przebiegu C spowoduje przesunięcie stanu przerzutnika Px do przerzutnika P2, a zawartość rejestru Rx zostanie wpisana do rejestru R2Jednocześnie przerzutnik R-S jest samoczynnie zerowany. Stan Q = 1 przerzutnika P2 będzie teraz przesuwany kolejnymi impulsami przebiegu C do następnych przerzutników, a jednocześnie do kolejnych rejestrów buforu będzie przepisywana wprowadzona informacja wejściowa. Podobnie zachowa się układ


Rys. 4.85, Układ sterujący wpisywaniem i odczytywaniem informacji z zespołu rejestrów buforowych

przy wpisywaniu następnej informacji wejściowej. Stan Q = 1 danego przerzutnika P informuje o obecności informacji w odpowiadającym mu rejestrze R. Zapełnienie buforu jest sygnalizowane stanem S = 0. Jeżeli Qn = 1, to może pojawić się impuls „odczyt”, który spowoduje wyprowadzenie informacji z rejestru Rn buforu, a jednocześnie wyzerowanie przerzutnika Pn i wyjściowego przerzutnika R-S. W buforze informacja jest przesuwana z rejestru do rejestru w takt impulsów zegarowych. Rejestry równoległe buforu powinny być zbudowane z przerzutników JK-MS. Ponieważ przedstawiony bufor jest układem o dużej szybkości działania, zatem może pośredniczyć pomiędzy urządzeniami, które wymagają:

—    wolnego wprowadzenia danych i okresowego, ale szybkiego ich wyprowadzenia,

—    okresowego, szybkiego wprowadzenia danych i wolnego ich wyprowadzenia.

Rozwiązanie pamięci buforowej zbliżone do opisanego poprzednio, przedstawiono na rys. 4.87. W rozwiązaniu tym stan Q = 1 przerzutnika pomocniczego P{ również informuje o stanie odpowiadającego mu rejestru Rx w buforze.

Układ sterowania przepisywaniem informacji do kolejnych rejestrów działa w sposób autonomiczny i jest synchronizowany przebiegiem taktującym C. Jeżeli np. Qx = 1 i Q2 0, to stan przerzutnika Px zostanie przepisany do przerzutnika P2, a zawartość rejestru Rx do rejestru R2. Jednocześnie przerzutnik Px i pomocniczy wejściowy przerzutnik R-S zostaną wyzerowane. Jeżeli Qx — = 0 i Q2 = 1 lub Qx = 1 i Q2 — 1, to operacja przepisywania stanu przerzutnika ?! do P2 nie nastąpi.

148


Wyszukiwarka

Podobne podstrony:
Image119 czasu propagacji sygnału do stanu 0 na wyjściu od temperatury dla przerzutni-ka D przedstaw
Image087 tpHL — czas propagacji do stanu 0 na wyjściu; jest to czas mierzony od chwili osiągnięcia p
087 (2) Kurs Podstawowy SIMATIC S7 • sprawdzenie układu czasowego A Tl i przepisanie tego stanu na w
DSC07312 Jak już wyżej wspomniano jedynym na bieżąco stosowanym narzędziem ochrony pozostaje wpis do
Image162 układu opisanego równaniem stanu i równaniem wyjścia gdy sygnały zakłócające Z(t) oddziały
Image112 ■>0-^G(s) h^0->G(s) -1 Przeniesienie węzła sumacyjnego z wejścia na wyjście
Image140 X(t)=A X(t) +B U(t) - równanie stanu Y(t) = C X(t)    - równanie wyjści
Image147 U(t) Rys. Schemat blokowy układu opisanego równaniem stanu i równaniem wyjścia
Image162 Informacja zostaje wpisana pod wskazanym adresem w momencie zmiany stanu z 0 na 1 na wejści
Image181 (Qo Q$) interpretowane są jako adresy, na wyjściu drugiej grupy (Q4    Q$) j
09 (76) 14 - Wejścia te oddziałują na wyjście przerzutnika,analogicznie jak wejścia SIR asynchronicz
8 (864) - 14 - Wejścia te oddziałują na wyjście przerzutnika,analogicznie Jak wejścia S i R asynchro

więcej podobnych podstron