Image528
Prosty układ współdziałający z zestykiem przełącznym przedstawiono na rys. 4.667. Układ zawiera filtr dolnoprzepustowy włączony między zestyk a układ formujący. Stała czasowa RC układu powinna być tak dobrana, aby przełączenie układu formującego nastąpiło po zaniku drgań zestyku. Przykłady
Rys. 4.677. Współdziałania zestyku przełącznego z układem TTL
a) schemat logiczny, b) przebiegi napięć
rozwiązań układów współdziałających z zestykami przełącznymi, różniących się między sobą liczbą dołączonych przełączników i sposobem ich połączenia przedstawiono na rys. 4.678.
Rys. 4.678. Układ współdziałania zestyków z układami TTL
a) schemat ideowy, b) schemat ideowy układu z przełącznikami realizującymi sumę logiczną
Jeśli przełączniki są połączone długimi przewodami, to są narażone na działanie zakłóceń. Przykład układu, o zwiększonej odporności na działanie zakłóceń, współdziałającego z zestykiem przełącznym przedstawiono na rys. 4.679.
Rys. 4.679. Układ współdziałania zestyków z układami TTL, charakteryzujący się zwiększoną odpornością na działanie zakłóceń
Wyszukiwarka
Podobne podstrony:
Image371 Schemat logiczny układu realizującego powyższe funkcje przełączające przedstawiono na rys.Image473 przedstawiono na rys. 4.589a. Jeśli przełącznik P jest w pozycji 7, to układ działa tak, jaImage073 Układ służący do realizacji tej funkcji, zbudowany z bramek I (AND), LUB (OR), NIE (NOT) prImage183 Struktura logiczna układów FPLA Schemat logiczny typowego układu FPLA przedstawiono na rys.Image294 realizację operacji dodawania. Układ przedstawiony na rys. 4.335 umożliwia realizację operaImage325 Układ przedstawiony na rys. 4.372, spełniający równanie (14), jest układem najszybszym, gdyImage370 Schemat logiczny układu realizującego powyższe funkcje przełączające przedstawiono naImage390 słowa wejściowego. Generator przedstawiony na rys. 4.455 wymaga zastosowania tylu przełącznImage446 Funkcję, która ma być spełniona przez układ przedstawiono na rys. 4.538a, natomiast symbolImage455 a o E Y +27~ Funkcję spełnianą przez układ oraz jego schemat logiczny przedstawiono na rys.IMG63 Układ pomiarowy przedstawiony na rys.S3 będzie (również służył do pora uśrednionego czasu prowięcej podobnych podstron