Wyznaczanie PFD systemu w weryfikowaniu SIL
avg avg avg avg
A. Podsystem wejściowy (czujniki i przetworniki).
B. Podsystem przetwarzania informacji (sterowniki programowalne).
C. Podsystem wyjściowy (człony wykonawcze i elementy końcowe).
Przykładowa struktura szeregowa:
avg
PFDA =2.2 102
SIL1
PFDB =1.5-10"3
avg
SIL2
PFDŁ =1.4-10'2
avg
SIL1
avg
SIL1