Wyznaczanie PFD systemu w weryfikowaniu SIL
avg
avg
avg
avg
A. Podsystem wejściowy (czujniki i przetworniki).
B. Podsystem przetwarzania informacji (sterowniki programowalne).
C. Podsystem wyjściowy (człony wykonawcze i elementy końcowe).
Przykładowa struktura szeregowa:
PFDA = 2.2 • 10 ’ PFDB = 1.5 10 3 PFDB —1.4-10'2
avg avg 5
SIL1 s|L2 SIL1
PFDjvg = 3.75-10"
SIL1