Rejestr- układ cyfrowy zbudowany z przerzutników służący do przechowywania informacji. Parametrem rejestru jest długość- liczba bitów informacji przechowywana w rejestrze odpowiadająca liczbie przerzutników z których zbudowany jest rejestr. Klasyfikacja ze względu na sposób wprowadzania i wyprowadzania informacji: -szeregowo-szeregowe(SISO) zapis i odczyt realizowany szeregowo. -szeregowo-równoległy(SIPO) inf. wprowadzana szeregowo wyprowadzana równolegle. -równoległo-szeregowy(PISO) zapis realizowany równolegle odczyt szeregowo. -równoległo-równoległy(PIPO) zapis i odczyt realizowany równolegle. Klasyfikacja ze względu na kierunek przesuwania inf. : -jednokierunkowe- inf. może być przesyłana w prawo (kier. starych bitów) lub w lewo (kier. młodszych bitów) -dwukierunkowe (rewersyjne) przesyłanie inf. w prawo jak i w lewo Ukł. 174-rejstr 6'cio bitowy równoległo-równoległy, wykonując zewnętrzne połączenia QA->DB, QB->DC, QC->DD, QD->DE, QE->DF, oraz doprowadzając inf. wejściową do wejścia DA otrzymamy rejestr: -szeregowo-szeregowy gdy pobieramy inf tylko z wej QF -szeregowo-równoległy gdy pobieramy inf z wejść Q. Ukł. 164- 8'mio bitowy rejestr szeregowo równoległy. Doprowadzenie impulsów z wej. zegarowego powoduje że inf zapisana w rejestrze jest iloczynem logicznym sygnałów A i B. Ukł. 165 rejestr 8'mio równoległo-szeregowym i szeregowo-szeregowym mającym wejścia: -rówlonegłe ABCDEFGH -szeregowe W S - sterujące P/WR(neg). P/WṜ=0- inf. z wej. równoległych jest w prowadzana do rejestru(asynchronicznie) P/WR(neg)=1 inf. jest przesuwana w rejestrze (synchronicznie) -zegarowe CP -blokujące BL blokuje sygnał zegarowy gdy jest na nim pozom 1.Ukł. 194 -rejestr dwukierunkowy szer-szer i rów-rów, posiada wejścia: równoległe ABCD zerujące Z (neg), szeregowe SP przy przesuwaniu w prawo, szeregowe SL przy przesuwaniu w lewo, sterujące S0 i S1, zegarowe CK Ukł. 198 rejestr 8'mio bitowy funkcjonalnie identyczny jak ukł. 194 Układ 035- 4 bitowy rejestr uniwersalny, info może być wprowadzane i wyprowadzane szer i rów |
Rejestr- układ cyfrowy zbudowany z przerzutników służący do przechowywania informacji. Parametrem rejestru jest długość- liczba bitów informacji przechowywana w rejestrze odpowiadająca liczbie przerzutników z których zbudowany jest rejestr. Klasyfikacja ze względu na sposób wprowadzania i wyprowadzania informacji: -szeregowo-szeregowe(SISO) zapis i odczyt realizowany szeregowo. -szeregowo-równoległy(SIPO) inf. wprowadzana szeregowo wyprowadzana równolegle. -równoległo-szeregowy(PISO) zapis realizowany równolegle odczyt szeregowo. -równoległo-równoległy(PIPO) zapis i odczyt realizowany równolegle. Klasyfikacja ze względu na kierunek przesuwania inf. : -jednokierunkowe- inf. może być przesyłana w prawo (kier. starych bitów) lub w lewo (kier. młodszych bitów) -dwukierunkowe (rewersyjne) przesyłanie inf. w prawo jak i w lewo Ukł. 174-rejstr 6'cio bitowy równoległo-równoległy, wykonując zewnętrzne połączenia QA->DB, QB->DC, QC->DD, QD->DE, QE->DF, oraz doprowadzając inf. wejściową do wejścia DA otrzymamy rejestr: -szeregowo-szeregowy gdy pobieramy inf tylko z wej QF -szeregowo-równoległy gdy pobieramy inf z wejść Q. Ukł. 164- 8'mio bitowy rejestr szeregowo równoległy. Doprowadzenie impulsów z wej. zegarowego powoduje że inf zapisana w rejestrze jest iloczynem logicznym sygnałów A i B. Ukł. 165 rejestr 8'mio równoległo-szeregowym i szeregowo-szeregowym mającym wejścia: -rówlonegłe ABCDEFGH -szeregowe W S - sterujące P/WR(neg). P/WṜ=0- inf. z wej. równoległych jest w prowadzana do rejestru(asynchronicznie) P/WR(neg)=1 inf. jest przesuwana w rejestrze (synchronicznie) -zegarowe CP -blokujące BL blokuje sygnał zegarowy gdy jest na nim pozom 1.Ukł. 194 -rejestr dwukierunkowy szer-szer i rów-rów, posiada wejścia: równoległe ABCD zerujące Z (neg), szeregowe SP przy przesuwaniu w prawo, szeregowe SL przy przesuwaniu w lewo, sterujące S0 i S1, zegarowe CK Ukł. 198 rejestr 8'mio bitowy funkcjonalnie identyczny jak ukł. 194 Układ 035- 4 bitowy rejestr uniwersalny, info może być wprowadzane i wyprowadzane szer i rów |
Rejestr- układ cyfrowy zbudowany z przerzutników służący do przechowywania informacji. Parametrem rejestru jest długość- liczba bitów informacji przechowywana w rejestrze odpowiadająca liczbie przerzutników z których zbudowany jest rejestr. Klasyfikacja ze względu na sposób wprowadzania i wyprowadzania informacji: -szeregowo-szeregowe(SISO) zapis i odczyt realizowany szeregowo. -szeregowo-równoległy(SIPO) inf. wprowadzana szeregowo wyprowadzana równolegle. -równoległo-szeregowy(PISO) zapis realizowany równolegle odczyt szeregowo. -równoległo-równoległy(PIPO) zapis i odczyt realizowany równolegle. Klasyfikacja ze względu na kierunek przesuwania inf. : -jednokierunkowe- inf. może być przesyłana w prawo (kier. starych bitów) lub w lewo (kier. młodszych bitów) -dwukierunkowe (rewersyjne) przesyłanie inf. w prawo jak i w lewo Ukł. 174-rejstr 6'cio bitowy równoległo-równoległy, wykonując zewnętrzne połączenia QA->DB, QB->DC, QC->DD, QD->DE, QE->DF, oraz doprowadzając inf. wejściową do wejścia DA otrzymamy rejestr: -szeregowo-szeregowy gdy pobieramy inf tylko z wej QF -szeregowo-równoległy gdy pobieramy inf z wejść Q. Ukł. 164- 8'mio bitowy rejestr szeregowo równoległy. Doprowadzenie impulsów z wej. zegarowego powoduje że inf zapisana w rejestrze jest iloczynem logicznym sygnałów A i B. Ukł. 165 rejestr 8'mio równoległo-szeregowym i szeregowo-szeregowym mającym wejścia: -rówlonegłe ABCDEFGH -szeregowe W S - sterujące P/WR(neg). P/WṜ=0- inf. z wej. równoległych jest w prowadzana do rejestru(asynchronicznie) P/WR(neg)=1 inf. jest przesuwana w rejestrze (synchronicznie) -zegarowe CP -blokujące BL blokuje sygnał zegarowy gdy jest na nim pozom 1.Ukł. 194 -rejestr dwukierunkowy szer-szer i rów-rów, posiada wejścia: równoległe ABCD zerujące Z (neg), szeregowe SP przy przesuwaniu w prawo, szeregowe SL przy przesuwaniu w lewo, sterujące S0 i S1, zegarowe CK Ukł. 198 rejestr 8'mio bitowy funkcjonalnie identyczny jak ukł. 194 Układ 035- 4 bitowy rejestr uniwersalny, info może być wprowadzane i wyprowadzane szer i rów |
Rejestr- układ cyfrowy zbudowany z przerzutników służący do przechowywania informacji. Parametrem rejestru jest długość- liczba bitów informacji przechowywana w rejestrze odpowiadająca liczbie przerzutników z których zbudowany jest rejestr. Klasyfikacja ze względu na sposób wprowadzania i wyprowadzania informacji: -szeregowo-szeregowe(SISO) zapis i odczyt realizowany szeregowo. -szeregowo-równoległy(SIPO) inf. wprowadzana szeregowo wyprowadzana równolegle. -równoległo-szeregowy(PISO) zapis realizowany równolegle odczyt szeregowo. -równoległo-równoległy(PIPO) zapis i odczyt realizowany równolegle. Klasyfikacja ze względu na kierunek przesuwania inf. : -jednokierunkowe- inf. może być przesyłana w prawo (kier. starych bitów) lub w lewo (kier. młodszych bitów) -dwukierunkowe (rewersyjne) przesyłanie inf. w prawo jak i w lewo Ukł. 174-rejstr 6'cio bitowy równoległo-równoległy, wykonując zewnętrzne połączenia QA->DB, QB->DC, QC->DD, QD->DE, QE->DF, oraz doprowadzając inf. wejściową do wejścia DA otrzymamy rejestr: -szeregowo-szeregowy gdy pobieramy inf tylko z wej QF -szeregowo-równoległy gdy pobieramy inf z wejść Q. Ukł. 164- 8'mio bitowy rejestr szeregowo równoległy. Doprowadzenie impulsów z wej. zegarowego powoduje że inf zapisana w rejestrze jest iloczynem logicznym sygnałów A i B. Ukł. 165 rejestr 8'mio równoległo-szeregowym i szeregowo-szeregowym mającym wejścia: -rówlonegłe ABCDEFGH -szeregowe W S - sterujące P/WR(neg). P/WṜ=0- inf. z wej. równoległych jest w prowadzana do rejestru(asynchronicznie) P/WR(neg)=1 inf. jest przesuwana w rejestrze (synchronicznie) -zegarowe CP -blokujące BL blokuje sygnał zegarowy gdy jest na nim pozom 1.Ukł. 194 -rejestr dwukierunkowy szer-szer i rów-rów, posiada wejścia: równoległe ABCD zerujące Z (neg), szeregowe SP przy przesuwaniu w prawo, szeregowe SL przy przesuwaniu w lewo, sterujące S0 i S1, zegarowe CK Ukł. 198 rejestr 8'mio bitowy funkcjonalnie identyczny jak ukł. 194 Układ 035- 4 bitowy rejestr uniwersalny, info może być wprowadzane i wyprowadzane szer i rów |
Rejestr- układ cyfrowy zbudowany z przerzutników służący do przechowywania informacji. Parametrem rejestru jest długość- liczba bitów informacji przechowywana w rejestrze odpowiadająca liczbie przerzutników z których zbudowany jest rejestr. Klasyfikacja ze względu na sposób wprowadzania i wyprowadzania informacji: -szeregowo-szeregowe(SISO) zapis i odczyt realizowany szeregowo. -szeregowo-równoległy(SIPO) inf. wprowadzana szeregowo wyprowadzana równolegle. -równoległo-szeregowy(PISO) zapis realizowany równolegle odczyt szeregowo. -równoległo-równoległy(PIPO) zapis i odczyt realizowany równolegle. Klasyfikacja ze względu na kierunek przesuwania inf. : -jednokierunkowe- inf. może być przesyłana w prawo (kier. starych bitów) lub w lewo (kier. młodszych bitów) -dwukierunkowe (rewersyjne) przesyłanie inf. w prawo jak i w lewo Ukł. 174-rejstr 6'cio bitowy równoległo-równoległy, wykonując zewnętrzne połączenia QA->DB, QB->DC, QC->DD, QD->DE, QE->DF, oraz doprowadzając inf. wejściową do wejścia DA otrzymamy rejestr: -szeregowo-szeregowy gdy pobieramy inf tylko z wej QF -szeregowo-równoległy gdy pobieramy inf z wejść Q. Ukł. 164- 8'mio bitowy rejestr szeregowo równoległy. Doprowadzenie impulsów z wej. zegarowego powoduje że inf zapisana w rejestrze jest iloczynem logicznym sygnałów A i B. Ukł. 165 rejestr 8'mio równoległo-szeregowym i szeregowo-szeregowym mającym wejścia: -rówlonegłe ABCDEFGH -szeregowe W S - sterujące P/WR(neg). P/WṜ=0- inf. z wej. równoległych jest w prowadzana do rejestru(asynchronicznie) P/WR(neg)=1 inf. jest przesuwana w rejestrze (synchronicznie) -zegarowe CP -blokujące BL blokuje sygnał zegarowy gdy jest na nim pozom 1.Ukł. 194 -rejestr dwukierunkowy szer-szer i rów-rów, posiada wejścia: równoległe ABCD zerujące Z (neg), szeregowe SP przy przesuwaniu w prawo, szeregowe SL przy przesuwaniu w lewo, sterujące S0 i S1, zegarowe CK Ukł. 198 rejestr 8'mio bitowy funkcjonalnie identyczny jak ukł. 194 Układ 035- 4 bitowy rejestr uniwersalny, info może być wprowadzane i wyprowadzane szer i rów |
Rejestr- układ cyfrowy zbudowany z przerzutników służący do przechowywania informacji. Parametrem rejestru jest długość- liczba bitów informacji przechowywana w rejestrze odpowiadająca liczbie przerzutników z których zbudowany jest rejestr. Klasyfikacja ze względu na sposób wprowadzania i wyprowadzania informacji: -szeregowo-szeregowe(SISO) zapis i odczyt realizowany szeregowo. -szeregowo-równoległy(SIPO) inf. wprowadzana szeregowo wyprowadzana równolegle. -równoległo-szeregowy(PISO) zapis realizowany równolegle odczyt szeregowo. -równoległo-równoległy(PIPO) zapis i odczyt realizowany równolegle. Klasyfikacja ze względu na kierunek przesuwania inf. : -jednokierunkowe- inf. może być przesyłana w prawo (kier. starych bitów) lub w lewo (kier. młodszych bitów) -dwukierunkowe (rewersyjne) przesyłanie inf. w prawo jak i w lewo Ukł. 174-rejstr 6'cio bitowy równoległo-równoległy, wykonując zewnętrzne połączenia QA->DB, QB->DC, QC->DD, QD->DE, QE->DF, oraz doprowadzając inf. wejściową do wejścia DA otrzymamy rejestr: -szeregowo-szeregowy gdy pobieramy inf tylko z wej QF -szeregowo-równoległy gdy pobieramy inf z wejść Q. Ukł. 164- 8'mio bitowy rejestr szeregowo równoległy. Doprowadzenie impulsów z wej. zegarowego powoduje że inf zapisana w rejestrze jest iloczynem logicznym sygnałów A i B. Ukł. 165 rejestr 8'mio równoległo-szeregowym i szeregowo-szeregowym mającym wejścia: -rówlonegłe ABCDEFGH -szeregowe W S - sterujące P/WR(neg). P/WṜ=0- inf. z wej. równoległych jest w prowadzana do rejestru(asynchronicznie) P/WR(neg)=1 inf. jest przesuwana w rejestrze (synchronicznie) -zegarowe CP -blokujące BL blokuje sygnał zegarowy gdy jest na nim pozom 1.Ukł. 194 -rejestr dwukierunkowy szer-szer i rów-rów, posiada wejścia: równoległe ABCD zerujące Z (neg), szeregowe SP przy przesuwaniu w prawo, szeregowe SL przy przesuwaniu w lewo, sterujące S0 i S1, zegarowe CK Ukł. 198 rejestr 8'mio bitowy funkcjonalnie identyczny jak ukł. 194 Układ 035- 4 bitowy rejestr uniwersalny, info może być wprowadzane i wyprowadzane szer i rów |
Rejestr- układ cyfrowy zbudowany z przerzutników służący do przechowywania informacji. Parametrem rejestru jest długość- liczba bitów informacji przechowywana w rejestrze odpowiadająca liczbie przerzutników z których zbudowany jest rejestr. Klasyfikacja ze względu na sposób wprowadzania i wyprowadzania informacji: -szeregowo-szeregowe(SISO) zapis i odczyt realizowany szeregowo. -szeregowo-równoległy(SIPO) inf. wprowadzana szeregowo wyprowadzana równolegle. -równoległo-szeregowy(PISO) zapis realizowany równolegle odczyt szeregowo. -równoległo-równoległy(PIPO) zapis i odczyt realizowany równolegle. Klasyfikacja ze względu na kierunek przesuwania inf. : -jednokierunkowe- inf. może być przesyłana w prawo (kier. starych bitów) lub w lewo (kier. młodszych bitów) -dwukierunkowe (rewersyjne) przesyłanie inf. w prawo jak i w lewo Ukł. 174-rejstr 6'cio bitowy równoległo-równoległy, wykonując zewnętrzne połączenia QA->DB, QB->DC, QC->DD, QD->DE, QE->DF, oraz doprowadzając inf. wejściową do wejścia DA otrzymamy rejestr: -szeregowo-szeregowy gdy pobieramy inf tylko z wej QF -szeregowo-równoległy gdy pobieramy inf z wejść Q. Ukł. 164- 8'mio bitowy rejestr szeregowo równoległy. Doprowadzenie impulsów z wej. zegarowego powoduje że inf zapisana w rejestrze jest iloczynem logicznym sygnałów A i B. Ukł. 165 rejestr 8'mio równoległo-szeregowym i szeregowo-szeregowym mającym wejścia: -rówlonegłe ABCDEFGH -szeregowe W S - sterujące P/WR(neg). P/WṜ=0- inf. z wej. równoległych jest w prowadzana do rejestru(asynchronicznie) P/WR(neg)=1 inf. jest przesuwana w rejestrze (synchronicznie) -zegarowe CP -blokujące BL blokuje sygnał zegarowy gdy jest na nim pozom 1.Ukł. 194 -rejestr dwukierunkowy szer-szer i rów-rów, posiada wejścia: równoległe ABCD zerujące Z (neg), szeregowe SP przy przesuwaniu w prawo, szeregowe SL przy przesuwaniu w lewo, sterujące S0 i S1, zegarowe CK Ukł. 198 rejestr 8'mio bitowy funkcjonalnie identyczny jak ukł. 194 Układ 035- 4 bitowy rejestr uniwersalny, info może być wprowadzane i wyprowadzane szer i rów |
Rejestr- układ cyfrowy zbudowany z przerzutników służący do przechowywania informacji. Parametrem rejestru jest długość- liczba bitów informacji przechowywana w rejestrze odpowiadająca liczbie przerzutników z których zbudowany jest rejestr. Klasyfikacja ze względu na sposób wprowadzania i wyprowadzania informacji: -szeregowo-szeregowe(SISO) zapis i odczyt realizowany szeregowo. -szeregowo-równoległy(SIPO) inf. wprowadzana szeregowo wyprowadzana równolegle. -równoległo-szeregowy(PISO) zapis realizowany równolegle odczyt szeregowo. -równoległo-równoległy(PIPO) zapis i odczyt realizowany równolegle. Klasyfikacja ze względu na kierunek przesuwania inf. : -jednokierunkowe- inf. może być przesyłana w prawo (kier. starych bitów) lub w lewo (kier. młodszych bitów) -dwukierunkowe (rewersyjne) przesyłanie inf. w prawo jak i w lewo Ukł. 174-rejstr 6'cio bitowy równoległo-równoległy, wykonując zewnętrzne połączenia QA->DB, QB->DC, QC->DD, QD->DE, QE->DF, oraz doprowadzając inf. wejściową do wejścia DA otrzymamy rejestr: -szeregowo-szeregowy gdy pobieramy inf tylko z wej QF -szeregowo-równoległy gdy pobieramy inf z wejść Q. Ukł. 164- 8'mio bitowy rejestr szeregowo równoległy. Doprowadzenie impulsów z wej. zegarowego powoduje że inf zapisana w rejestrze jest iloczynem logicznym sygnałów A i B. Ukł. 165 rejestr 8'mio równoległo-szeregowym i szeregowo-szeregowym mającym wejścia: -rówlonegłe ABCDEFGH -szeregowe W S - sterujące P/WR(neg). P/WṜ=0- inf. z wej. równoległych jest w prowadzana do rejestru(asynchronicznie) P/WR(neg)=1 inf. jest przesuwana w rejestrze (synchronicznie) -zegarowe CP -blokujące BL blokuje sygnał zegarowy gdy jest na nim pozom 1.Ukł. 194 -rejestr dwukierunkowy szer-szer i rów-rów, posiada wejścia: równoległe ABCD zerujące Z (neg), szeregowe SP przy przesuwaniu w prawo, szeregowe SL przy przesuwaniu w lewo, sterujące S0 i S1, zegarowe CK Ukł. 198 rejestr 8'mio bitowy funkcjonalnie identyczny jak ukł. 194 Układ 035- 4 bitowy rejestr uniwersalny, info może być wprowadzane i wyprowadzane szer i rów |
Rejestr- układ cyfrowy zbudowany z przerzutników służący do przechowywania informacji. Parametrem rejestru jest długość- liczba bitów informacji przechowywana w rejestrze odpowiadająca liczbie przerzutników z których zbudowany jest rejestr. Klasyfikacja ze względu na sposób wprowadzania i wyprowadzania informacji: -szeregowo-szeregowe(SISO) zapis i odczyt realizowany szeregowo. -szeregowo-równoległy(SIPO) inf. wprowadzana szeregowo wyprowadzana równolegle. -równoległo-szeregowy(PISO) zapis realizowany równolegle odczyt szeregowo. -równoległo-równoległy(PIPO) zapis i odczyt realizowany równolegle. Klasyfikacja ze względu na kierunek przesuwania inf. : -jednokierunkowe- inf. może być przesyłana w prawo (kier. starych bitów) lub w lewo (kier. młodszych bitów) -dwukierunkowe (rewersyjne) przesyłanie inf. w prawo jak i w lewo Ukł. 174-rejstr 6'cio bitowy równoległo-równoległy, wykonując zewnętrzne połączenia QA->DB, QB->DC, QC->DD, QD->DE, QE->DF, oraz doprowadzając inf. wejściową do wejścia DA otrzymamy rejestr: -szeregowo-szeregowy gdy pobieramy inf tylko z wej QF -szeregowo-równoległy gdy pobieramy inf z wejść Q. Ukł. 164- 8'mio bitowy rejestr szeregowo równoległy. Doprowadzenie impulsów z wej. zegarowego powoduje że inf zapisana w rejestrze jest iloczynem logicznym sygnałów A i B. Ukł. 165 rejestr 8'mio równoległo-szeregowym i szeregowo-szeregowym mającym wejścia: -rówlonegłe ABCDEFGH -szeregowe W S - sterujące P/WR(neg). P/WṜ=0- inf. z wej. równoległych jest w prowadzana do rejestru(asynchronicznie) P/WR(neg)=1 inf. jest przesuwana w rejestrze (synchronicznie) -zegarowe CP -blokujące BL blokuje sygnał zegarowy gdy jest na nim pozom 1.Ukł. 194 -rejestr dwukierunkowy szer-szer i rów-rów, posiada wejścia: równoległe ABCD zerujące Z (neg), szeregowe SP przy przesuwaniu w prawo, szeregowe SL przy przesuwaniu w lewo, sterujące S0 i S1, zegarowe CK Ukł. 198 rejestr 8'mio bitowy funkcjonalnie identyczny jak ukł. 194 Układ 035- 4 bitowy rejestr uniwersalny, info może być wprowadzane i wyprowadzane szer i rów |