Numer ćwiczenia |
3 |
|
Data wykonania ćwiczenia: |
|
|
Data oddania sprawozdania: |
|
|
Numer grupy laboratoryjnej: |
|
Badanie przerzutnika asynchronicznego RS zbudowanego z bramek NAND:
Rn-1 | Sn-1 | Qn-1 | Qn | Qn | Opis |
---|---|---|---|---|---|
1 | 0 | X | 0 | 1 | Reset |
0 | 1 | X | 1 | 0 | Set |
0 | 0 | X | 1 | 1 | Zabroniony |
1 | 1 | 0 | 0 | 1 | Bez zmian |
bezzmian | 1 | 1 | 1 | 0 |
Badanie przerzutnika synchronicznego RS zbudowanego z bramek NAND
CKn-1 Qn-1\Rn-1 Sn-1 | 0 0 | 0 1 | 1 0 | 1 1 |
---|---|---|---|---|
0 0 | 0 | 0 | 0 | 0 |
0 1 | 1 | 1 | 1 | 1 |
1 0 | 0 | 0 | 1 | 1/1 |
1 1 | 1 | 0 | 1 | 1/1 |
3. Badanie przerzutnika synchronicznego D zbudowanego z bramek NAND
CKn-1 | Dn-1 | Qn-1 | Qn |
---|---|---|---|
0 | 0 | 0 | 0 |
0 | 0 | 1 | 1 |
0 | 1 | 0 | 0 |
0 | 1 | 1 | 1 |
1 | 0 | 0 | 0 |
1 | 0 | 1 | 0 |
1 | 1 | 0 | 1 |
1 | 1 | 1 | 1 |
Wnioski:
Przerzutnik asynchroniczny RS ustawia wyjście Q w stan wysoki gdy S2B(S) jest w stanie wysokim i Q w stan niski gdy S1A(R) jest w stanie wysokim. Zapamiętanie sygnału poprzedniego następuje po podaniu na oba wejścia stanów wysokich.
Przerzutnik synchroniczny RS zapamiętuje poprzedni stan gdy wejście synchronizujące jest w stanie niskim lub gdy oba wejścia są w stanie niskim, Gdy wejście synchronizujące jest w stanie wysokim przerzutnik ustawia wyjście Q na stan wysoki gdy S2B(S)=0
i S1A(R)=1 i na stan niski gdy S1A(R)=0 i S2B(S)=1. Zabroniony jest stan gdy na wszystkich wejściach jest stan wysoki. Przerzutnik skonstruowany w ten sposób wyzwala wejścia S i R niskimi stanami logicznymi.
Przerzutnik D zapamiętuje wyjście gdy wejście S2B(CK) jest w stanie niskim. Gdy wejście S2B(CK )jest w stanie wysokim przerzutnik przepisuje wejście S1A(D) na wyjście Q.