Przykładem seryjnie wytwarzanego cyfrowego układu o sprzężeniu ładunkowym jest pamięć szeregowa o pojemności 16 384 bitów, wprowadzona do produkcji w firmie Intel. Układ ten jest zorganizowany w postaci 64 recyrkulacyjnych rejestrów 256-bitowych. Maksymalny czas dostępu do dowolnego bitu wynosi 200 p,s, przy cyklu równym 750 ns. Układy te mogą być łączone w wielkie megabajtowe systemy, w pełni konkurencyjne z masowymi pamięciami elektromechanicznymi.
Porównanie właściwości układów rozpowszechnionych (bez wnikania w ich szczegóły technologiczne i konstrukcyjne) umożliwia tablica 1.3.
W tablicy przedstawiono wartości zasadniczych parametrów układów roz-
Tablica 1.3
Zasadnicze parametry rozpowszechnionych scalonych układów cyfrowych
' Klasa Paiametr ———__ |
TTL |
ECL |
p-MOS |
n-MOS |
CMOS |
Czas propagacji sygnału przez | |||||
bramkę tptyP [ns] |
3433 |
14-2 |
354-300 |
154-150 |
15450 |
Moc pobierana przez bramkę | |||||
[mW] |
1423 |
254-60 |
0,541,5 |
1 |
10 nW statyczna, 1 mW przy 1 MHz |
Współczynnik dobroci Otyp [pj] |
194-138 |
504-60 |
504-150 |
154-150 |
1*io-« |
statyczny, ok. 50 przy 1 MHz | |||||
Obciążalność wyjściowa Nm„ |
10 |
634-92 |
20 |
20 |
50 |
Margines zakłóceń Mroax [V] Impedancja wyjściowa |
1 |
0,194-0,2 |
0,74-1,5 |
1 |
0,45 UDD |
w stanie L (niskim) [Q] |
10 |
64-10 |
2,54*25k |
I4l5k |
800 |
impedancja wyjściowa | |||||
w stanie H (wysokim) [Cl] |
104100 |
64-10 |
4004-2k |
4004-2k |
800 |
Częstotliwość impulsów | |||||
zegarowych [MHz] |
34-100 |
1504-550 |
24-8 |
74-18 |
5425 |
_ |
9+2°% 3,z-10% |
250 (SOS) | |||
Napięcie zasilania [V] |
5±10% |
dwa lub |
jedno do |
3418 | |
trzy napię |
trzech na | ||||
cia w za |
pięć w za | ||||
kresie |
kresie | ||||
-274-45 |
-154-415 | ||||
Elastyczność łączeniowa |
b. dobra |
dobra |
słaba |
dostat. |
dobra |
Asortyment układowy |
b. duży |
średni |
mały |
mały |
duży |
4 |
(głównie 1 Cl\ |
(głównie 1 Cl\ |