W dekoderze dwupoziomowym 6/64 przedstawionym na rys. 4.420 najpierw są dekodowane 3 najstarsze bity w dekoderze z pierwszego poziomu. Wyjścia tego dekodera są dołączone do wejść strobujących (wejście D dekodera 42) dekoderów tworzących poziom drugi. Dekodery z poziomu drugiego dekodują pozostałe trzy młodsze bity.
Jeśli kodem wejściowym jest kod 8421 BCD, to do realizacji dekodera dwupoziomowego może być wykorzystany dekoder/demultiplekser 4/10, którego schemat logiczny przedstawiono na rys. 4.414. Na rysunku 4.421 przedstawiono
Wejścia
26252* 23222! 2°' Rys. 4.422. Schemat logiczny
przykład wykorzystania takiego układu do realizacji dekodera przetwarzającego dwutetradową liczbę BCD na kod 1 ze 100. W przypadku, gdy kodem wejściowym jest czterobitowy kod, inny niż kod 8421 BCD, to do zbudowania układu dekodującego należy zastosować dekodery/demultipleksery 154.
Dekoder/demultiplekser 154 — ze względu na to, że jest wyposażony w iloczynowe wejścia strobujące — szczególnie dobrze nadaje się do realizacji dekoderów wielopoziomowych o strukturze matrycowej. Przykładem rozwiązania takiego układu jest dwupoziomowy dekoder 10/1024, przetwarzający 10-bitowy naturalny kod dwójkowy na kod 1 z 1024 (rys. 4.422).
Nietypowe zastosowania dekoderów scalonych
Poniżej przedstawiono tylko niektóre nietypowe zastosowania przedstawionych dekoderów scalonych.