ZSE nr.1 |
PRACOWNIA ELEKTRYCZNA I ELEKTRONICZNA |
||||||
|
Badanie bitów parzystości lub nieparzystości |
Numer ćwiczenia 14 |
|||||
Rok 2002/2003 |
Klasa IV5 |
Grupa |
Data wyk. |
Data Odd. |
Ocena |
Podpis |
nr.20
|
1. Cel ćwiczenia:
zapoznanie się z układami generującymi bit parzystości (74180)
podawanie słowa ośmiobitowego oraz bitu parzystości/ nieparzystości do pojedynczego układu scalonego i analiza stanów wyjść układu
2. Wiadomości teoretyczne:
Ćwiczenie wykonywane będzie przy użyciu układu 74180- jest to generator bitu parzystości; oraz przy pomocy układu 7486 zawierającego bramki EXOR -symulator błędu logicznego.
Bit parzystości stosowany jest do kontroli prawidłowości zapisu słowa- określa on parzystą lub nieparzystą liczbę jedynek logicznych w słowie.
Ćwiczenie polegać będzie na badaniu pojedynczego obwodu scalonego -podanie słowa
8-bitowego oraz bitu parzystości lub nieparzystości i analizie stanów wyjść układu.
Następnie połączone zostaną dwa obwody scalone 74180, zadajnik słowa 8-bitowego oraz symulator błędu linii. Jako linię bitu parzystości zastosować należy dowolny przewód.
W układzie tym symulowane będą błędy na jednej, dwóch, trzech liniach (zamiana 0 na 1 i odwrotnie). Układ kontroli bitu parzystości wykonać można również z bramek.
Na ćwiczeniu należy wykonać układ kontroli parzystości słowa czterobitowego wykorzystując bramki EXOR z układu 7486.
Przykład układu kontroli bitu parzystości dla słowa ośmiobitowego:
3. Wykaz aparatury:
2 układy scalone 74180
2 układy 7486
zadajnik słów ośmiobitowych
symulator błędu linii ośmiobitowej
wskaźnik stanów logicznych dla wyjść
zasilacz +5V
4. Przebieg ćwiczenia:
zapoznanie się w/w przyrządami (budowa i zasada działania [kontrola sprawności])
łączenie podzespołów według schematu: zasilacz-zadajnik słów ośmiobitowych-układ scalony 74180-wyświetlacz
łączenie podzespołów według schematu: zasilacz-zadajnik słów ośmiobitowych-symulator błędu linii ośmiobitowej-układ scalony 74180-wyświetlacz
5. Bloki zastosowane w ćwiczeniu:
zasilacz
zadajnik słów ośmiobitowych
symulator błędu
6. Schematy połączeń blokowych:
bez symulatora błędu
z symulatorem błędu
7. Wnioski:
..................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................
........................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................
Zasilacz +5V
74180
Zadajnik słów 8-bitowych
Wyświetlacz diodowy
Zasilacz +5V
Zadajnik słów 8-bitowych
Symulator błędu
74180
Wyświetlacz diodowy
Ucc
F
E
D
C
B
A
Wyjście sumu niearzystej
Wyjście sumy parzystej
74180
GND
Wej. nieparz
Wejparz
H
G