A7

A7



Komunikacja procesora z innymi elementami architektury komputera


57


Rysunek 1.13.

Architektura

komputera

A

P*ccesof

f Magistrala \ lokalna

z magistralą YESA

V

«*

%

> s

finiazda 'ozszerzające magistra i VESA


Kontroler magistrali


Kooiroler pzeiwań sprzętowych


P-ogramowary układ czasowy



Rozwiązanie to jest swego rodzaju dodatkiem do architektury ISA, gdyż - nie naruszając cech standardu - wymaga dobudowania na zwykłej płycie AT od jednego do trzech 32-bitowych złącz YESA.

Magistrala zewnętrzna VESA taktowana jest zegarem procesora, którego częstotliwość nie może przekraczać 40 MHz. Przepustowość szyny danych dochodzi do 120 MB/s, co głównych konkurentów (MCA, EISA) pozostawia daleko w tyle. Samo złącze VESA nie jest niczym innym, jak dodatkowym gniazdem umieszczonym w jednej linii z gniaz* dcm ISA (rysunek 1.14). Daje to możliwość użytkowania w takim gnieździć zarówno kart nowego standardu, które sięgają swymi stykami do dodatkowego gniazda, jak i zwyczajnych kurt ISA nie czerpiących korzyści / ioz.szerz.enia architektury.

Płyta główna standardu VESA jest tańsza od LISA. zważywszy prostotę jej budowy. Również karty rozszerzenia pracujące w tym systemie są bardziej dostępne dla kieszeni zwykłego użytkownika Karty graficzne standardu VI R są 2-3 razy szybsze od swoich klasycznych konkurentek. Dodatkowy wzrost wydajności karty w środowisku Windows gwarantują specjalnie opracowane procesory graficzne (między innymi Wcitek W5086, S3 86C911, C&T 82C453), które jednak podczas pracy w środowisku DOS nie dają żadnych korzyści.


Wyszukiwarka

Podobne podstrony:
A3 Komunikacja procesora z innymi elementami architektury komputera 63 Rysunek 1.18. Sygnały magist
A7 67Komunikacja procesora z innymi elementami architektury komputera ~STOP ~DRVSFA~TRDY
A1 Komunikacja procesora z innymi elementami architektury komputera 71Rysunek 1.19a.Gniazdo magistr
A 7 97Komunikacja procesora z innymi elementami architektury komputera • Invalid Informacja zawarła
A7 47Komunikacja procesora z innymi elementami architektury komputera Tabela 1.3. Podział przestrze
A9 Komunikacja procesora z innymi elementami architektury komputera 49Rysunek
A5 Komunikacja procesora z innymi elementami architektury komputera 75Rysunek 1.21. Struktura
A7 17 Komunikacja procesora z innymi elementami architektury komputera a ściślej w liczbie wyprowad
A7 77 Komunikacja procesora z innymi elementami architektury komputeraRejestr stanu (Status Registe

więcej podobnych podstron