Sygnał zezwolenia adresu (AEN) Jest wysyłany z paKietu procesora, gdy przesyłanie danych następuję za pomocą kanału bezpośredniego dostępu do pamięci (DMA). Kiedy sygnał AEN Jest _ aktywny dekoder portów I/O Jest zablokowany.
V poniższej tabeli są przedstawione dostępne porty I/O:
R/W “ |
Adres portu |
Funkcja |
Odczyt |
320 |
Odczyt danych (z kontrolera do Jednostki centralnej) |
Zapis |
320 |
Zapis danych (z Jednostki centralnej do kontrolera) |
Odczyt |
321 |
Odczyt statusu układu kontrolera |
Zapis |
32 i ~ |
Zerowanie kontrolera |
Odczyt |
3>2 |
Zarezerwowane |
Zapis |
322 |
Generacja impulsu wyboru Kontrolera |
Odczyt |
323 |
Nie wykorzystywane |
Zapis |
323 |
Zapis wzorca do DMĄ i rejestru maski przerwań |
Karta i 3/0. interfejsu systemowego
Następujące sygnały, są wykorzystywane przez kontroler dysku stałego:
9
DO—D"
-IOR'
Jest to 2o-bitowa szyna adresowa. 10 mniej znaczących bitów zawiera adresy I/O z zakresu 320-323 (hex|, wykorzystywane podczas operacji zapisu/odczytu do/z portów wejScia/wyjScia. Pełne 20 bitów Jest dekodowane, podczas adresowania pamięci ROM z zakresu od CSOtfO do C9FFP (hex).
Jest to 8—bitowa szyna danych, po której są przesyłane dane oraz informacje statusu pomiędzy systemem i Kontrolerem. •» j
Sygnał ten jest aktywny, gdy system czyta status lub dane z kontrolera pod Kontrolą DMA lub przez operację I/O. i
Sygnał ten jest aktywny, gdy system zapisuje Rozkaz lub dane do Kontrolera pod Kontrola DMA lub przez operacje I/O.