136
Są to układy badające parzystość lub nieparzystość liczby Jedynek wejściu.
5.2. MULTIPLEKS3HY
Multiplekser Jest to układ o S wejściach adresowych A, 2^ wejściach informacyjnych X i Jednym wyjściu T, łączonym z Jednym z wejść w zależności od podanego adresu (rys. 5.8).
Rys. 5*8. Zasada działania 1 symbol multipleksera
Rys- 5.9. Schemat multipleksera 8/1 (74151)
dohemat multipleksera W51 « 8 weJśclachinformacyjnych(3WeJśeiach r-dresowych) podany Jest na rys. 5*9• Jak łatwo zauważyć, rolę przełącznika z rys. 5.8 przyjmują na siebie pełne iloczyny zmiennych adresowych, orzepuszczająo do bramki wyjściowej tylko Jeden z sygnałów wejściowych. Wejście strcbujące umożliwia, przez podanie na nie 1, odłączenie wszystkich wejśó od wyjścia.
Inne możliwe -rozwiązania multiplekserów z zastosowaniem bramek z otwartymi kolektorami lub bramek trójstanowych przedstawione są na rys. 5-10.
Rys. 5.10. Inne realizacje multiplekserów: a) z bramkami typu otwarty kolektor, b) z bramkami trój stanowymi
Multipleksery w serii 74 | ||
4 x Multiplekser 2/1 |
74157, |
74158 |
TS |
74257, |
74258 |
z pamięcią |
74298 | |
2 x Multiplekser 4/1 |
74153 | |
TS |
74253 | |
1 x Multiplekser 8/1 |
74151 | |
TS |
74251 | |
1 x Multiplekser 16/1 |
74150 |
Symbol np. 4/1 oznacza tu multiplekser o 4 wejściach informacyjnych i jednym wyjściu.