CCF090613033

CCF090613033



2. Stopniowo zmniejszać częstotliwość sygnału wejściowego (od wartości / > f2) i zaznaczać na wykresie wartości napięcia UA odpowiadające danym wartościom częstotliwości. Otrzymuje się wówczas charakterystykę o przebiegu przedstawionym na rys. I6.12b. Dla częstotliwości sygnału wejściowego o wartości większej niż /3 układ nie pracuje synchronicznie; wartość napięcia stałego UA = 0. Dla częstotliwości zawartych w zakresie wartości miedzy /3 a/4 układ jest w stanie synchronizmu, co objawia się zmianami napięcia UA proporcjonalnymi do zmian częstotliwości. Poniżej częstotliwości f\ układ przestaje pracować synchronicznie; wartość napięcia UA = 0.

Z przedstawionych charakterystyk wynika, że zakres chwytania pętli PLL (rys. 16.12c) pokarywa się z zakresem częstotliwości sygnału wejściowego + /3, a zakres trzymania pętli PLL (rys. 16.12c) — z zakresem częstotliwości sygnału wejściowego/4 -=-/2.

Pętla PLL ma wiele zastosowań w układach elektronicznych. Przykładowo można jej używać jako demodulatora sygnału FM. Jeżeli na wejście pętli PLL podamy sygnał Uwc zmodulowany częstotliwościowo, a sygnałem wyjściowym uczynimy napięcie UA (sterujące generator VCO) oraz doprowadzimy do synchronizmu pętli, to napięcie wyjściowe będzie proporcjonalne do wartości chwilowej częstotliwości sygnału wejściowego, a więc będzie żądanym sygnałem użytecznym. Używając układu pętli PLL jako demodulatora FM należy zapewnić odpowiednie pasmo przenoszenia filtru dołnoprzepustowego tego układu. Powinno ono być tylko trochę większe od największej częstotliwości składowej widma sygnału użytecznego.

Na rysunku 16.13 przedstawiono schemat pętli PLL pracującej jako modulator FM. W układzie tym do detektora fazy dochodzi sygnał nośny o częstotliwości/', z zewnętrznego generatora, oraz sygnał z generatora VCO. Do napięcia wyjściowego wzmacniacza (UA) jest dodawane napięcie sygnału użytecznego (£/wc) zmieniające

Rys. 16.13. Schemat pętli PLL pracującej jako modulator FM

napięcie sterujące generatora, a tym samym modulujące częstotliwość generowanego przebiegu. Tym sposobem na wyjściu uzyskuje się sygnał zmodulowany częstotliwościowo sygnałem użytecznym.

Pętla PLL może również pracować jako układ syntetyzera częstotliwości (rys. 16.14), wytwarzającego przebieg o częstotliwości będącej krotnością MIN częstotliwości sygnału wejściowego (gdzie: M i N— liczby całkowite). Sygnał wejściowy

373


Wyszukiwarka

Podobne podstrony:
165 3 326 sygnał wyjściowy y^ i-tego bloku (i*0) jest różny od sygnału wejściowego aj tylko wtedy, g
Niech ui, u2, U3 oznacza wartości sygnału wejściowego, a yi, y2, y3 odpowiedzi na każde z tych sygna
Scan10063 4. Stan obciążenia Obciążenie przekładni stanowi moment obrotowy Ta na wejściu (od strony
w takt której zmienia się częstotliwość sygnałów odbieranych przez satelitę. Najważniejszym punktem
P1050593 (3) Kyi. 3. Charakterystyki częstotliwościowe szeregowej gałęzi RLC Wartości skuteczne napi
IMAGE5 «jUu4jU^ b. zaznacz na wykresie trzy punkty o różnych wartościach Kopni swobody oraz oblicz
3 (2511) > Schemat integratora, przebiegi sygnału wejściowego i poV /. racji całkowania pokazano
P1050592 (3) 4 Rys. 3 . Charakterystyki częstotliwościowe szeregowej gałęzi RLC Wartości skuteczne n
CCF20130221027 skiwune wartości />,/ nanosi się na wykres, w /nlcżności od wilgotności II (rys.
W zadaniach od 1. do 4. wybierz i zaznacz na karcie odpowiedzi poprawną odpowiedź. Zadanie 1. (0-1)
Str 181 przedstawiono w tabl. 13.3. Wartości te naniesiono na wykres (rys. 13.3), wrysowano krzywą,
Rys.2 Startując od punktu czasowego zaznaczonego na rysunku jako A następuje: a)
pomiarów nie większej niż 0,2 %. Uzyskane równowagowe wartości konwersji przedstawiono na wykresie w
Image195 /maksymalna częstotliwość impulsów wejściowych nie przekraczała wartości I katalogowej. fma

więcej podobnych podstron