- 98 -
lujowunych stanach.Gdy bit zabozpioczonia pamięci równa się 0,zezwala się zuwszo ns dostęp do n-drefowanych dunych.Dit kontrolny uzupełnia liczbę bitów równych 1 w każdym pólslowio do nicpurzys-toJ.doili podczas odczytu półsłowa wykryty Jest błąd parzystści - nustępuje przerwanie programu.
Oprócz głównoJ pamięci operacyjnoJ istnieJo Joszczo pomocnicza pamięć oporacyjna składająca -się z co najmniej 16, a co najwyżej ze 128 szosnastobitowych rojostrów, któro są potrzobno do or-gnnlznoji programu, ale również mogą służyć prograiniścio do przochowywaniu informacji.
S torowaniu we Jściom/wy Jśoioin
Zasadniczą część sterowania woJśoiom/wyjściom stanowi zintegrowany adapter, który przejmuje funkcjo Jednostki sterującej. Ogółem może byó podłączonych do 12 adapterów togo rodząju.Są one połączono z JodnoJ strony z procesorom centralnym przez specjalny kanał (tzw. minibus X ^ drugiej strony adaptery są sprzężono z urządzeniami zownętrznymi. V celu przyłączenia urządzeń, które mogą współpracować tylko z interfejsom JS EMC, opracowano spocjulny adapter, który realizuje funkcjo Intrrfojsu woJścia/wyjścia JS EMC. Adapter ton umożliwia dołączenie zarówno takich urządzeń, któro pracują w ti*ybio multiploksorowym, Jak równioż urządzeń, które mogą transmitować dmie tylko w trybie blokowym. Organizacja wojścia-wyjścia Jost przedstawiono scliomatycznie na rysunku. Kainowi) konfigurację sprzętu z pamięcią oporacyjną o pojemności l6lc bajtów pokazano Juko podstawową konfigurację modelu JS 1010.
JS 2B12
Jednostka centralna
Jednostka oontralna JS 26t2 powstała w ramach modernizaoji JS EMC. Jost onn rozwiniętą wora ją jednostki JS 2610 i Jost z nią wymionnu pod względem programów i danych. Jednostka cen
tralna JS 2Ó12 przewidziana Jost do obliczeń v zadaniach sterowania, zdolnego przetwarzaniu danych, przetwarzania danych w czasie rzeczywistym oraz przetwarzania tlonych kWttOTcyJnyoh. Poza tym, analogicznlo do modeli JS 2610, może być dołączona do innych kompnt.orów JS Jako komputer ar-Lit 1 1 toiny.
Procesor centralny
Listu rozkazów Jednostki JS 2612 1/ porównaniu z JS 2610 jost rozszoi'zona o \'ozknzy arytmetyki dziesiętnej i wykonywanie operacji logicznych. Format, kod i budowa rentkuwu są identyczno z analogicznymi rozkazami innych jodnostek JS EMC, przez co obok wykonywania roRkor.ów Jodnoadrosowych możliwe Jost także wykonywanie rozkazów, w których s po cy fi kowane są tlwe\ operandy. Uóiaioczońnl ci, w stosunku do Jednostki contralnoj JS 2610, zaprojektowano zwtększenio pbjenuiośoi pamięci ttiikru-!»i*ogroinów z 2k na 8k słów.
Ważną cochą procesora, z punktu widzenia wydajności Jest jogo wyposażeni o w szybkie rejestry zbudowano na olomontach półprzewodnikowych, umożliwiające szybkie zapamiętanie wyników dział*ulu mlkrorozkazu.
Pamięć oporacyjna
Pamięć oporacyjna EMC JS 2612 zachowujo podstawowo oloinenty konstrukcji pamięci operacyjnej modo lu JS 2610. l<a two rozszerzanie Jost osiągano przoz dołączanie bloków pamięci po 8k bajtów każdy. Układy dostępu do pamięoi oporacyjnoj obsługują drogi dostępu, do których mogą być przył. ez0110 Jodnostki przetwarzająco, z których Jodna pracuj© Jako Jednostka centralna, a pozostało jako Jednostki transmisji danych lub kanały bozpośrodniego dostępu. Określenie kolojnośei dostępu Jodnostki funkcJonalnoJ do pamięci następujo wg zasady stałogo priorytetu. Jednostka centralna mn najniższy priorytet.
Sterowanie woJściom/wyJściom
Storowonio woJściem/wyJściom Jodnostki centralnej JS 2612 realizowano Jont przoz 32 zintegrowano adaptery, przez któro następujo przyłączanio okroślonych urządzeń woJścia/wyjśc1 a. U podstawowym wyposażeniu modolu JS 2612 przowidziano są wbudowano bloki sterowaniu dla konsoli opoi-uto-ra i dla pamięci dyłikowoj zo stałymi głowicami JS 5060. Dodatkowym urządzeniom Jest wbudowany n-daptor do przyłączenia pamięci z wymiennymi dyskami JS 5052, pamięci na taśmlo magnetycznej JS 5017-02, Jak równioż dla synchroniczneJ i asynchronicznoJ transmisji danych.