nym czasie należy rejestrować grupę sygnałów we wzajemnym ich powiązaniu czasowym. Odnosi się to w szczególności do systemów mikroprocesorowych i pamięci. W systemach mikroprocesorowych np. wymagana jest rejestracja przebiegów czasowych sygnałów sterujących, sygnałów na szynie danych i adresów w okresie kilkunastu cykli zegarowych poprzedzających niewłaściwe zadziałanie systemu.
Do tego celu służy nowa grupa przyrządów, nazwana analizatorami stanów logicznych. Przyrządy te wyposażone są w wielowejściowe sondy, dołączone do
a
0 |
0 |
1 |
8 |
1 |
i |
0 |
8 |
0 |
1 |
8 |
1 |
1 |
1 |
1 |
8 |
1 |
0 |
1 |
8 |
0 |
8 |
0 |
8 |
i |
8 |
1 |
1 |
8 |
8 |
8 |
1 |
0 |
8 |
8 |
1 |
f |
1 |
0 |
1 |
1 |
0 |
1 |
1 |
1 |
f |
8 |
1 |
1 |
i |
8 |
8 |
1 |
i |
f |
1 |
1 |
8 |
8 |
8 |
1 |
f |
1 |
1 |
8 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
8 |
0 |
1 |
1 |
1 |
1 |
8 |
8 |
1 |
1 |
1 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
8 |
8 |
8 |
1 |
8 |
1 |
1 |
1 |
0 |
1 |
1 |
0 |
1 |
0 |
0 |
1 |
1 |
1 |
1 |
8 |
8 |
1 |
8 |
0 |
1 |
1 |
1 |
1 |
1 |
8 |
0 |
1 |
1 |
8 |
8 |
8 |
i |
8 |
0 |
8 |
1 |
8 |
1 |
8 |
1 |
8 |
1 |
0 |
8 |
1 |
1 |
8 |
1 |
8 |
0 |
8 |
1 |
8 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
t |
8 |
1 |
/ |
8 |
1 |
1 |
1 |
0 |
8 |
1 |
1 |
0 |
1 |
1 |
8 |
8 |
8 |
1 |
/ |
8 |
1 |
1 |
8 |
1 |
1 |
1 |
8 |
1 |
8 |
8 |
8 |
1 |
1 |
/ |
i |
8 |
8 |
8 |
1 |
t |
1 |
f |
8 |
8 |
8 |
1 |
1 |
f |
1 |
1 |
0 |
1 |
1 |
0 |
8 |
8 |
0 |
1 |
8 |
8 |
1 |
; |
8 |
8 |
8 |
8 |
1 |
8 |
1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
8 |
1 |
1 |
8 |
1 |
8 |
0 |
i |
1 |
i |
8 |
8 |
1 |
8 |
1 |
1 |
8 |
8 |
1 |
8 |
1 |
8 |
Rys. 5.9. Obraz rejestrowanych przebiegów
a) w postaci zero-jedynko we j, b) w postaci przebiegów napięciowych
b
0 1 2 3 4 5 6 7 8 9 18 11 12 13 14 15
,_L
odpowiednich węzłów badanego układu. Przebiegi są próbkowane zgodnie z taktem impulsów zegarowych, a ich stany zero-jedynkowe są wpisywane do pamięci przyrządu. Po zapisaniu, zawartość pamięci jest odtwarzana na ekranie lampy oscyloskopowej w postaci wykresu stanów, tablicy zero-jedynkowej (rys. 5.9) lub mapy. Analizatory są najczęściej wyposażone w układ programowania słowa, od którego zaczyna się (lub kończy) rejestracja sygnałów wejściowych. Możliwa jest również rejestracja bloku informacji, opóźnionej o N cykli zegarowych, po rozpoznanym słowie.
Analizator stanów logicznych składa się z dwóch podstawowych części:
— zapisującej (wejściowej),
— wyjściowej.
Wejściowa część zapisująca zawiera układy wejściowe, komparator słowa wyzwalającego i pamięć RAM. Układy wyjściowe odczytują informację wpisaną do pamięci i generują sygnały przedstawiające zarejestrowane przebiegi na ekranie lampy oscyloskopowej.
Uproszczony schemat ideowy analizatora 16 słów 16-bitowych ułatwiający zrozumienie działania analizatora, przedstawiono na rys. 5.10. W chwili pojawienia się słowa identycznego z nastawionym słowem rozpoznawczym — komparator odblokowuje impulsy zegarowe. Po zaprogramowanym opóźnieniu, rów-