3 (1471)

3 (1471)



- 4 -

podłączone wejścia są interpretowano przez brankę jako wejścia w stanie logicznym 1. Je3t to cecha wszystkich układów 7TL.

Można wyróżnić trzy sposoby postępowania z nie wykorzystanymi wejściami branek (rys.1.2). Sposobna) nie jest zalecany w odpowiedzialnych układach, gdyż r.ie podłączone wejście bracki jest podatne na działanie zakłóceń impulsowych. Spośród wariantów (b) i (c) wariant (c) jest prostszy w realizacji oraz charakteryzuje 3ię mniejszym czasem propagacji (w przypadku (a) czas propagacji je3t wydłużony o ok. 1 - 2 r.s, a w przypadku (b) - o ok. 1 r.s w stosunku do przypadku (c)) .

bracki IIAIID

Dicdy Dl i D2 dołączone do wejść bracki tłumią oscylacje powstające w liniach łączących bramki w czasie przełączania i zapobiegają powstawaniu ujemnych napięć o wartości większej niż ok.

--oda D3 zabezpiecza układ przed jednoczesnym silnym wysterowaniem tranzystorów wyjściowych i T, przy przejściu cd etanu L do :: (lub od I! do L) na wyjściu branki. Pcr.adto dioda D3 zabezpiecza złącze bsza-emitor tranzystora przed przebiciem w przypadku podłączenia wyjścia bramki przez rezystor do napięcia wyższego niż 'Jcc. Przeciwsobna konfiguracja stopnia wyjściowego została zastosowana dla uzyskania małej rezystancji wyjściowej branki zarówno dla star.u niskiego (i), jak i wysokiego (H) r.a wyjściu.


Dzięki icdu szybkość przełączania branki w niewielkln stopniu zalety od pasożytniczych pojemności obciążających wyjście branki* Układ scalony UCY 7400 zawiera cztery niezależne dwuwejściow branki HAND. Układ wyprowadzeń elenentu UCY 7400 przedstawia rys,

GND


Rys.1.3. Układ wyprowadzeń elementu UCY 7400 (widok z góry}

Oprócz branek NAND w renach serii 74 produkowane są branki typu NOR (LUS-IJIS), AND (l) , CR (7/J3) , Rxclu3ive-Ch/A1B0, GUc^ nodulo dwaj oraz AKD-CR-JNYSRT (I-LU3-III3) •

Poniżej zcetawior.o podstawowe parametry 3tatyczr.e i 2yr.anłic?e bramek TTL.

Parametry statyczne:

UCC    ~    napięcie    zasilania

UTH    -    napięcie    wejściowe    w    stanie    1

Uil    -    napięcie    wejściowe    w    otar.ie    0

Uq„    -    napięcie    wyjściowe    w    star.ie    1

U^L    -    napięcie    wyjściowo    w    star.io    0

^I!I    *“    Pr*ł^    wejściowy    w    stania    1

ITj    -    prąd    wejściowy    w    3tanic    0

*0H    "    ?r‘1d    wyJ helowy    w    stanie    1

1    -    prąd    wyjściowy    w    stanie    0

I03    " ?rąd wy3^ciwy zwarcia


Wyszukiwarka

Podobne podstrony:
Certyfikaty te są emitowane przez banki handlowe, które muszą mieć na to zgodę Banku Centralnego. Są
04 (107) w stanie logicznym 1. Jest to z nia wykorzystanymi wejściami Medy Dl i D2 dołączone do wejś
04 (107) w stanie logicznym 1. Jest to z nia wykorzystanymi wejściami Medy Dl i D2 dołączone do wejś
IMGw59 (2) kryteriów przyjętych w regulaminie oceniania. Są one wówczas postrzegane przez pracownikó
Untitled95 10. Podstawowe kategorie ekonomiczne są interpretowane jako zewnętrzny wyraz stosunków pr
[wdziały języków I    ETNICZNE: są lub były używane jako rodowite przez członków
powierzchnie i linie boczne Powierzchnie i linie części maszyn urządzeń technicznych projektowane są
DSC03233 (6) ■    Dane wieloznaczne są interpretowane jako
KLIMAT jako najważniejszy element biosfery Zmiany pogody są odczuwane przez świat organiczny. Pogoda
8. Obydwa wejścia przcr/.utnika JK są sterowane przez funkcję Z=Q©X, gdzie X jest dodatkowym wejście
co jest sygnalizowane diodą) które są czytane i interpretowane przez sterujący chip. Pobiera on jedn
60346 Obraz4 52 V. Legitymizacja władzy są oceniane przez adresatów tego argumentu rzeczywiście jak
S5000238 1 działalność rzemieślnicza i są uregulowane przez od- ( rębne przepisy. Chałupnictwo jako

więcej podobnych podstron