5020058322

5020058322



Klasyfikację obróbki cieplnej zwykłej przedstawiono na rys. 1. Każdy proces obróbki cieplnej składa się z operacji i zabiegów. Operacja obróbki cieplnej jest to część procesu technologicznego (np. hartowanie, wyżarzanie) wykonywana w sposób ci^ły, przeważnie na jednym stanowisku roboczym, natomiast zabiegiem nazywamy część operacji (np. nagrzewanie, wygrzewanie, chłodzenie) rys. 2

| OaRÓlłKA CIEPLNA ZWYKŁA |

Wyżarzanie

bez przemiany alot ropowej

z przemianą alotropową

■jfekrystaJizującej

■jujcdnorodniającc

"| odprężające |

-j nor ma li żujące

H stabilizujące |

■j 2upelne

■j sferoidyzująec

izs termiczne


Przesycanie


1 1

Przesycanie i starzenie

Wymrużanic 1

\


przyspieszone


Utwardzanie

wydzieleniowe


Itys. 1. KJapfikaga obróbki cieplnej zwyUhj.



Wyszukiwarka

Podobne podstrony:
Klasyfikację obróbki cieplnej zwykłej przedstawiono na rys. 1. Każdy proces obróbki cieplnej składa
262 (35) Ekran o prostej budowie przedstawiono również na rys. XVI.5 i XVI.6; ekran ten składa się z
choroszy4 Tabela 1.1. Proces technologiczny obróbki wału przedstawionego na rys. 1.1
Image049 Funkcję I (AND) dwóch zmiennych boolowskich przedstawiono na rys. 3.1. Każda liczba zmienny
Image050 operację sumy logicznej Y, jest przedstawiony na rys. 3.4. Napięcie baterii roz-świeci żaró
Image073 Układ służący do realizacji tej funkcji, zbudowany z bramek I (AND), LUB (OR), NIE (NOT) pr
Image075 Karnaugha. Sklejając tak, jak w tablicy przedstawionej na rys. 3.34a, otrzymuje się następu
Image078 Tablica wartości tej funkcji jest przedstawiona na rys. 3.36a. Ponieważ rozważana funkcja j
Image079 Tablica wartości tej funkcji przedstawiona na rys. 3.38a, a rozwiązanie zadania na rys.
Image098 r Bramka LUB-NIE (NOR) oraz LUB (OR) Schemat elektryczny bramki LUB-NIE — 02 przedstawiono
Image114 Przerzutnik JK-MS — 72 przedstawiono na rys. 4.53. Bramki 1 i 2 realizują funkcje K = KX*K2
Image119 czasu propagacji sygnału do stanu 0 na wyjściu od temperatury dla przerzutni-ka D przedstaw
Image161 Symbol graficzny rozpatrywanej pamięci z zaznaczeniem wszystkich linii sygnałów przedstawio
Image183 Struktura logiczna układów FPLA Schemat logiczny typowego układu FPLA przedstawiono na rys.
Image229 Schemat logiczny dekady liczącej w kodzie 8421 przedstawiono na rys. 4.230. Maksymalna częs
Image250 Schemat logiczny synchronicznego dwukierunkowego licznika dwójkowego (193) przedstawiono na
Image262 nęgo z dekad liczących 192 i nastawników dziesiętnych, zawierających enko-dery, przedstawio
Image277 oraz przebiegi napięć na wyjściu W przedstawiono na rys. 4.309. Blokadę zliczania zrealizow

więcej podobnych podstron